图书介绍
集成电路版图设计项目式教程PDF|Epub|txt|kindle电子书版本下载
![集成电路版图设计项目式教程](https://www.shukui.net/cover/15/31979955.jpg)
- 刘锡锋主编 著
- 出版社: 北京:电子工业出版社
- ISBN:9787121228988
- 出版时间:2014
- 标注页数:178页
- 文件大小:25MB
- 文件页数:187页
- 主题词:集成电路-电路设计-高等职业教育-教材
PDF下载
下载说明
集成电路版图设计项目式教程PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
项目1集成电路设计基础1
1.1 集成电路制造流程3
1.2 集成电路设计的地位和作用5
1.3 学习集成电路设计要求掌握的课程知识5
1.4 集成电路设计的分类6
项目2集成电路版图设计原理及版图识别8
2.1 集成电路设计的一般流程9
2.2 集成电路设计的特点9
2.3 集成电路版图的识别10
2.4 集成电路版图分析软件13
项目3 Unix/Linux操作系统及常用命令14
3.1 工作站与个人计算机15
3.2 Unix与Linux系统15
3.3 虚拟机系统与Linux命令18
3.4 Linux常用命令20
操作练习与思考122
项目4集成电路设计软件基本操作23
4.1 Cadence软件的特点24
4.2 Cadence软件登录及使用24
4.2.1 启动Cadence软件24
4.2.2 一些必需的启动设置26
4.3 库文件的建立27
4.3.1 库和库文件27
4.3.2 建立库28
4.4 报警处理及Library管理31
操作练习与思考232
项目5常用元器件的版图33
5.1 电阻版图34
5.1.1 集成电路中电阻的计算与绘制34
5.1.2 版图中电阻的分类36
5.2 电容版图39
5.2.1 集成电路中电容的测算39
5.2.2 MOS集成电路中常用的电容40
5.3 二极管、三极管版图42
5.3.1 二极管版图42
5.3.2 三极管版图43
5.4 MOS场效应管版图45
5.4.1 MOS场效应管结构45
5.4.2 MOS场效应管版图46
操作练习与思考347
项目6 CMOS反相器版图设计48
6.1 CMOS反相器schematic电路设计49
6.1.1 CMOS反相器工作原理49
6.1.2 建立Cellview视图文件50
6.1.3 连线及完成电路图绘制54
操作练习与思考456
6.2 CMOS反相器电路仿真56
6.2.1 仿真信号设置56
6.2.2 仿真环境参数设置61
6.2.3 运行电路仿真65
操作练习与思考566
6.3 CMOS反相器版图绘制66
6.3.1 版图的设计规则66
6.3.2 建立版图文件68
6.3.3 绘制版图70
6.3.4 实物版图78
操作练习与思考678
6.4 版图提取及物理验证78
6.4.1 版图物理验证的概念和项目78
6.4.2 版图设计规则验证DRC (Design Rule Check)79
6.4.3 版图提取EXT (extraction)82
6.4.4 电路版图对比LVS (Layout Versus Schematic)86
操作练习与思考789
项目7CMOS单元逻辑门版图设计90
7.1 CMOS与非门schematic电路设计91
7.1.1 使用Library Manager对库管理91
7.1.2 CMOS与非门电路原理及电路图绘制93
7.2 CMOS与非门电路仿真94
操作练习与思考895
7.3 电路图层级化symbol视图建立与Descent View96
7.3.1 电路的电学符号及电路设计的层次化96
7.3.2 CMOS电路的symbol视图建立及Decent View97
7.3.3 低级电路层次视图 Descend View的观察100
7.3.4 门级以上电路的Cadence验证101
操作练习与思考9102
7.4 CMOS与非门版图绘制102
7.4.1 设计单元库的建立102
7.4.2 元器件的摆放和布局布线103
7.4.3 实物CMOS与非门版图106
7.5 与非门版图物理验证108
7.5.1 与非门版图DRC验证108
7.5.2 与非门版图的提取与LVS109
7.5.3 版图中标签(Label)与Pin端口的添加111
7.5.4 利用LVS验证工具分析版图网表114
操作练习与思考10116
项目8 CMOS组合逻辑电路版图设计117
8.1 CMOS组合逻辑电路设计118
8.1.1 四端MOS器件和三端MOS器件118
8.1.2 组合逻辑电路设计120
8.1.3 化简电路121
8.2 CMOS组合逻辑电路仿真123
操作练习与思考11124
8.3 CMOS组合逻辑电路版图绘制及LS W设置124
8.3.1 MOS器件的衬底电位版图实现124
8.3.2 LSW图层的添加和修改126
8.4 组合逻辑电路版图绘制及验证129
8.4.1 电路的布局、布线方法129
8.4.2 根据电路绘制组合逻辑电路版图130
8.4.3 组合逻辑电路实物版图130
8.4.4 版图DIVA验证131
8.4.5 版图Dracula DRC验证132
8.4.6 版图Dracula LVS验证139
操作练习与思考12146
项目9 CMOS D触发器版图设计147
9.1 CMOS D触发器电路设计148
9.1.1 与非门构建CMOS D触发器的电路原理148
9.1.2 与非门CMOS D触发器schematic图设计149
9.1.3 传输门与反相器构建的主从边沿触发器150
9.2 CMOS D触发器电路仿真154
9.2.1 仿真信号设置154
9.2 2电路仿真结果154
9.3 标准单元CMOS D触发器版图绘制155
9.3.1 标准单元与APR155
9.3.2 金属走线规则与pitch设定156
9.3.3 标准单元绘制方法159
9.4 基于Calibre工具完成触发器版图验证162
9.4.1 Calibre工具介绍162
9.4.2 Calibre验证触发器标准单元DRC164
9.4.3 Calibre验证触发器标准单元LVS169
9.4.4 其他验证工具的物理验证结果176
操作练习与思考13178