图书介绍

数字电子技术PDF|Epub|txt|kindle电子书版本下载

数字电子技术
  • 刘全盛主编 著
  • 出版社: 北京:机械工业出版社
  • ISBN:7111013425
  • 出版时间:2001
  • 标注页数:212页
  • 文件大小:9MB
  • 文件页数:221页
  • 主题词:物理课-高中-升学参考资料

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

数字电子技术PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 数字逻辑基础1

1.1 数字量、计数制和编码制1

1.2 逻辑代数的三种基本逻辑运算4

1.2.1 逻辑与及与运算4

1.2.2 逻辑或及或运算5

1.2.3 逻辑非及非运算5

1.2.4 复合逻辑运算6

1.3 逻辑代数的基本公式和常用公式7

1.3.1 基本公式7

1.3.2 常用公式7

1.4 逻辑代数的三条基本规则8

1.5 逻辑函数的表示方法9

1.6 逻辑函数的化简10

1.6.1 逻辑函数式的最简形式10

1.6.2 逻辑函数的公式化简法10

1.6.3 逻辑函数的卡诺图化简法11

1.7 具有无关项的逻辑函数化简15

习题16

第2章 逻辑门电路18

2.1 半导体二极管和三极管的开关特性18

2.1.1 半导体二极管的开关特性18

2.1.2 半导体三极管的开关特性19

2.2.2 二极管或门20

2.2.3 三极管非门20

2.2.1 二极管与门20

2.2 基本的门电路20

2.3 TTL门电路21

2.3.1 TTL与非门的工作原理21

2.3.2 TTL与非门的输入特性和输出特性22

2.3.3 TTL与非门的动态特性25

2.3.4 集电极开路门和三态门26

2.3.5 TTL与非门电路的改进28

2.4 其它类双极型数字集成电路简介31

2.5.1 NMOS反相器32

2.5.2 COMS反相器32

2.5.3 MOS与非门和或非门35

2.5.4 CMOS传输门和双向模拟开关36

2.5.5 CMOS三态门37

2.5.6 漏极开路的门电路(ID门)37

2.5.7 改进的CMOS电路38

2.5.8 CMOS电路的正确使用39

习题40

第3章 组合逻辑电路44

3.1 组合逻辑电路的分析44

3.1.1 分析加法器45

3.1.2 分析数据选择器47

3.1.3 分析多路分配器47

3.1.4 分析数值比较器48

3.2 组合逻辑电路的设计50

3.2.1 设计编码器51

3.2.2 设计译码器52

3.3 组合逻辑电路中的竞争和冒险60

3.3.1 产生竞争、冒险的原因60

3.4 用MSI器件设计组合逻辑电路61

3.4.1 用数据选择器设计其它逻辑电路61

3.3.2 消除竞争冒险的方法61

3.4.2 用译码器设计其它逻辑电路63

习题65

第4章 触发器68

4.1 基本RS触发器68

4.2 时钟触发器70

4.2.1 同步RS触发器70

4.2.2 主从结构触发器72

4.2.3 边沿触发器75

4.3 触发器的动态特性80

4.3.1 主从触发器的动态特性80

4.3.2 维持阻塞触发器的动态特性81

习题81

5.1 时序逻辑电路的分析87

5.1.1 分析时序逻辑电路的一般步骤87

第5章 时序逻辑电路87

5.1.2 分析寄存器和移位寄存器88

5.1.3 分析计数器92

5.1.4 顺序脉冲发生器102

5.2.1 时序逻辑电路设计的几中方法104

5.2.2 时序逻辑电路设计的一般步骤104

5.2 时序逻辑电路的设计104

5.2.3 同步时序逻辑电路设计举例105

5.3 用MSI器件设计时序逻辑电路110

习题114

第6章 半导体存储器119

6.1 只读存储器(ROM)119

6.1.1 掩模只读存储器119

6.1.2 可编程只读存储器(PROM)120

6.1.3 可擦除的可编程只读存储器(EPROM)121

6.2 随机存储存器(RAM)124

6.2.1 静态随机存储器(SRAM)124

6.2.2 动态随机存储器(DRAM)127

6.3 存储器容量的扩展129

6.3.1 位扩展方式129

6.3.2 字扩展方式130

6.4.1 串行存储器的结构和工作原理131

6.4 串行存储器131

6.4.2 串行存储器中的动态CMOS移位寄存单元132

6.5 用存储器实现组合逻辑函数133

习题134

第7章 可编程逻辑器件136

7.1 可编程逻辑阵列(PLA)136

7.2.1 PAL的基本电路138

7.2.2 PAL的输出电路类型138

7.2 可编程阵列逻辑(PAL)138

7.3 通用阵列逻辑(GAL)144

7.3.1 GAL的电路结构144

7.3.2 输出逻辑宏单元(OLMC)146

7.3.3 GAL的输入特性和输出特性147

7.4 可擦除的可编程逻辑器件(EPLD)149

7.4.1 EPLD的基本结构149

7.5 现场可编程门陈列(FPGA)150

7.5.1 FPGA的基本结构150

7.4.2 EPLD的输出逻辑宏单元150

7.5.2 FPGA中的IOB和CLB151

7.5.3 FPGA的互连资源153

7.5.4 编程数据的装载156

7.6 PLD的编程158

7.7 在系统可编程逻辑器件(ISP-PLD)160

7.7.1 低密度ISP-PLD160

7.7.2 高密度ISP-PLD161

7.7.3 在系统可编程通用数字开关(ispGDS)164

7.7.4 ISP技术优越性166

7.7.5 ISP-PLD的开发工具166

习题167

8.1 单稳态触发器170

8.1.1 用门电路构成单稳态触发器170

第8章 脉冲波形的产生与整形170

8.1.2 集成单稳态触发器174

8.2 施密特角发器175

8.2.1 用门电路构成的施密特触发器176

8.2.2 集成施密特触发器176

8.3 多谐振荡器178

8.3.1 用门电路构成的振荡器178

8.3.2 晶体振荡器182

8.4 集成555定时器及其应用183

8.4.1 集成7555定时器184

8.4.2 用7555定时器构成施密特触发器185

8.4.3 用7555定时器构成单稳态触发器186

8.4.4 用7555定时器构成多谐振荡器188

习题190

9.1 D/A转换器193

9.1.1 D/A转换的基本原理193

第9章 A/D和D/A转换器193

9.1.2 倒T形电阻网络D/A转换器194

9.1.3 集成D/A转换器及其主要技术参数194

9.2 A/D转换器196

9.2.1 A/D转换的基本原理及分类196

9.2.2 逐次渐近型A/D转换器198

9.2.3 双积分型A/D转换器200

习题202

附录A 电气简图用图形符号203

附录B 常用逻辑符号对照表211

参考文献212

2.5 MOS门电路321

热门推荐