图书介绍

DSP系统设计与实现PDF|Epub|txt|kindle电子书版本下载

DSP系统设计与实现
  • 周霖主编 著
  • 出版社: 北京:国防工业出版社
  • ISBN:7118031879
  • 出版时间:2003
  • 标注页数:373页
  • 文件大小:16MB
  • 文件页数:384页
  • 主题词:数字信号-信号处理-数字通信系统,DSP

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

DSP系统设计与实现PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章DSP概述1

1.1现代数字信号处理1

1.1.1引言1

1.1.2数字信号处理的发展阶段2

1.1.3DSP的应用3

1.2 DSP芯片4

1.2.1 DSP芯片的基本结构4

1.2.3 DSP芯片的分类6

1.2.2 DSP芯片的发展6

1.2.4 DSP芯片的选择7

1.2.5 TMS320C54X系列 .8

1.2.6 TI其他典型定点DSP芯片9

1.3 DSP系统的设计与实现18

1.3.1 DSP系统的构成及特点18

1.3.2 DSP系统的整体设计21

1.3.3 DSP系统的软件设计22

1.3.4DSP系统的硬件设计23

1.3.5系统集成24

2.1总线结构25

第2章TMS320C54X的体系结构原理25

2.2中央处理单元26

2.2.1算术逻辑运算单元26

2.2.2累加器A和B27

2.2.3桶形移位器28

2.2.4乘法器/加法器单元30

2.5.5比较、选择和存储单元30

2.6.6指数编码器32

2.2.7 CPU状态和控制寄存器32

2.3.1存储器空间36

2.3存储器36

2.3.2程序存储器39

2.3.3数据存储器40

2.3.4 I/O存储器43

2.4程序存储器地址生成方式43

2.4.1程序计数器44

2.4.2分支转移45

2.4.3调用与返回45

2.4.4条件操作46

2.4.5重复操作47

2.4.6复位操作48

2.4.7中断49

2.4.8省电方式53

2.5在片外围电路54

2.5.1通用I/O引脚54

2.5.2定时器54

2.5.3时钟发生器56

2.5.4主机接口59

2.6串行口63

2.6.1串行口概述63

2.6.2串行口的组成框图64

2.6.3串行口控制寄存器66

2.7外部总线68

2.7.1外部总线接口68

2.7.2外部总线操作的优先级别69

2.7.3等待状态发生器69

2.7.4分区转换逻辑71

2.7.5外部总线接口定时图74

2.7.6复位和IDLE3省电工作方式76

2.7.7保持方式78

3.1数据寻址方式80

第3章TMS320C54X指令系统80

3.1.1立即寻址81

3.1.2绝对寻址81

3.1.3累加器寻址81

3.1.4直接寻址81

3.1.5间接寻址82

3.1.6存储器映像寄存器寻址85

3.1.7堆栈寻址85

3.2流水线86

3.2.1流水线操作86

3.2.2延迟分支转移88

3.2.3条件执行89

3.2.4双寻址存储器与流水线90

3.2.5单寻址存储器与流水线90

3.3.6流水线的等待周期91

3.3指令系统93

3.3.1指令的表示方法94

3.3.2算术指令98

3.3.3控制指令136

3.3.4数据传送指令164

3.3.5逻辑运算指令187

3.3.6并行操作指令199

第4章公共目标文件格式简介209

4.1 COFF文件的基本单元——段209

4.2汇编器对段的处理210

4.3链接器对段的处理212

4.4重新定位213

4.5 COFF文件中的符号215

5.1汇编器216

5.1.1汇编器简介及其调用216

第5章汇编语言开发工具216

5.1.2汇编器的内部函数220

5.1.3汇编器伪指令221

5.2链接器231

5.2.1运行连接程序231

5.2.2链接器的选项232

5.2.3链接器命令文件232

5.3 C编译器237

5.3.1 TMS320C54X C编译器综述237

5.3.2 TMS320C54X C编译器的使用240

6.1汇编语言源程序格式257

第6章TMS320C54X汇编语言程序设计257

6.2汇编语言中的常数与字符串259

6.3汇编源程序中的符号262

6.4汇编源程序中的表达式266

6.5源清单文件268

6.6交叉引用清单文件272

第7章TMS320C54X C语言程序设计275

7.1 TMS320C54X C语言275

7.1.1 TMS320C54X C语言的特征275

7.1.3关键字276

7.1.2 TMS320C54XC语言的数据类型276

7.1.4寄存器变量与全局寄存器变量279

7.1.5 Pragma伪指令280

7.1.6产生链接名283

7.1.7初始化静态和全局变量283

7.2 C代码优化284

7.2.1使用优化器284

7.2.2执行文件级优化(-o3选项)285

7.2.3执行程序级优化(-pm和-o3选项)285

7.2.5在优化代码中访问别名变量286

7.2.4控制程序级优化(-op选项)286

7.2.6自动直接插入展开(-oi选项)287

7.2.7运行优化器时交织工具的使用287

7.2.8优化代码的调试289

7.2.9执行优化的类型289

7.3链接C代码294

7.3.1调用链接器295

7.3.2控制链接过程296

7.4运行时间环境299

7.4.1存储器模式299

7.4.2字符串常数302

7.4.3函数结构和调用约定303

7.5汇编语言与C混合编程306

7.5.1用C代码调用汇编语言模块306

7.5.2在C程序中访问汇编语言变量307

7.5.3使用直接插入的汇编语言309

7.5.4使用内部函数访问汇编语言语句310

7.5.5 C和汇编混合代码的优化311

7.5.6在优化后的C代码中使用asm语句312

7.5.7中断处理312

8.1TMS320C54X芯片的电源设计314

第8章TMS320C54X的硬件设计314

8.2 3.3V和5V混合逻辑系统设计315

8.3外部存储器接口318

8.4 TMS320C54X硬件平台设计319

8.4.1 TMS320C54X EVM硬件平台结构319

8.4.2 TMS320C54X EVM对主机的要求320

8.4.3 TMS320C54X EVM操作321

第9章DSP的应用实例329

9.1 PC机与EⅥM平台通信的实现329

9.2.1 G.729A及系统简介354

9.2一个基于TMS320LC549 DSP应用系统的开发354

9.2.2系统构成355

9.2.3系统软、硬件设计355

9.2.4系统调试357

9.2.5独立系统形成358

9.3 DSP实现分组纠错编码359

9.3.1分组编码基础359

9.3.2循环码361

9.3.3循环冗余检验(CRC)码365

9.3.4 CRC码算法在TMS320C54XDSP上的实现367

热门推荐