图书介绍
ASIC与Verilog数字系统设计PDF|Epub|txt|kindle电子书版本下载
- 陈林主编 著
- 出版社: 武汉:华中科技大学出版社
- ISBN:9787560957197
- 出版时间:2009
- 标注页数:222页
- 文件大小:36MB
- 文件页数:229页
- 主题词:集成电路-电路设计-高等学校-教材;硬件描述语言,Verilog HDL-程序设计-高等学校-教材
PDF下载
下载说明
ASIC与Verilog数字系统设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 数字系统设计与PLD1
1.1 数字系统设计1
1.2 EDA和PLD发展概况5
1.3 EDA设计流程及其工具9
1.4 IP核12
思考题和习题13
第2章 可编程逻辑器件的结构与应用14
2.1 概述14
2.2 简单PLD的基本结构17
2.3 CPLD结构与工作原理22
2.4 FPGA结构与工作原理25
2.5 各PLD公司产品概述30
2.6 PLD的编程与测试技术35
思考题和习题37
第3章 Altera可编程逻辑器件开发软件38
3.1 MAX+PLUS Ⅱ软件介绍38
3.2 Quartus Ⅱ的应用58
思考题和习题82
第4章 Verilog HDL硬件描述语言83
4.1 Verilog HDL语言简介84
4.2 Verilog HDL语言基础知识90
4.3 Verilog HDL的结构描述方式111
4.4 Verilog HDL的数据流描述方式113
4.5 Verilog HDL的行为描述方式114
4.6 task和function123
4.7 Verilog HDL描述的可综合性分析126
思考题和习题127
第5章 数字电路设计方法130
5.1 常用组合逻辑电路的设计应用130
5.2 常用时序逻辑电路的设计应用134
5.3 有限状态机的设计139
5.4 毛刺的消除147
思考题和习题148
第6章 数字系统综合设计实例151
6.1 数码管动态扫描显示电路设计151
6.2 矩阵键盘扫描电路设计153
6.3 篮球比赛24s设计157
6.4 数字钟的层次化设计158
6.5 智能洗衣机控制器的设计161
6.6 智能电梯控制器的设计170
6.7 九九乘法表系统设计176
6.8 计算器设计183
第7章 数字电路与系统设计实践189
实验一 4位全加器设计189
实验二 32选1数据选择器设计199
实验三 4位超前进位加法器设计200
实验四 8位加减法器设计202
实验五 十进制计数器设计203
实验六 多功能分频器设计203
实验七 8位移位寄存器设计204
实验八 有限状态机设计204
实验九 电子密码锁设计205
实验十 健身游戏机设计206
实验十一 同步FIFO设计208
实验十二 DDS正弦信号发生器设计209
附录A Verilog HDL关键字211
附录B CPLD/FPGA实验系统使用说明212
参考文献222