图书介绍
DSPFPGA嵌入式实时处理技术及应用PDF|Epub|txt|kindle电子书版本下载
- 王俊,张玉玺,杨彬编著 著
- 出版社: 北京:电子工业出版社
- ISBN:9787121269608
- 出版时间:2015
- 标注页数:320页
- 文件大小:130MB
- 文件页数:329页
- 主题词:数字信号处理-高等学校-教材;数字信号-微处理器-高等学校-教材
PDF下载
下载说明
DSPFPGA嵌入式实时处理技术及应用PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 绪论1
1.1数字信号处理概述1
1.2数字信号处理系统实现方法6
1.2.1 ASIC集成电路6
1.2.2 DSP数字信号处理器6
1.2.3 FPGA7
1.2.4其他数字信号处理器7
1.2.5常用数字信号处理系统优缺点比较8
1.3数字信号处理芯片发展历程8
1.3.1 ASIC芯片发展8
1.3.2 DSP芯片发展8
1.3.3 FPGA的发展11
1.4数字信号处理的应用11
第2章 DSP实时处理与数制表示12
2.1数字信号处理系统概述12
2.2数字模拟转换16
2.2.1定点数16
2.2.2浮点数25
2.2.3 ADC采样中的数值量化30
2.2.4 DAC重构过程31
2.3实时信号处理32
2.3.1数据流处理方法32
2.3.2数据流处理33
2.3.3数据块处理33
2.4 DSP的处理速度35
2.4.1 DSP执行程序时间估计方法35
2.4.2 DSP性能指标37
第3章 DSP处理结构与数据传输39
3.1硬件乘法器和乘加单元39
3.2零开销循环40
3.3环形buffer45
3.4码位倒序48
3.5哈佛结构50
3.6流水线技术53
3.7超标量与超长指令字处理器66
3.7.1超标量处理器67
3.7.2超长指令字(VLIW)处理器68
3.7.3超标量与超长指令字(VLIW)的区别70
3.8多核处理器简介70
3.9 CPU和DSP比较71
3.10 DSP的传输速度73
3.10.1 DMA控制技术73
3.10.2 DMA控制器与传输操作74
3.11总结77
第4章 DSP芯片构成与开发流程79
4.1 DSP芯片的基本结构79
4.1.1典型TMS320C6678的基本结构79
4.1.2 TMS320C6678常用引脚分类83
4.1.3 TMS320C6678算法处理性能84
4.2 DSP中数据传输和处理方法85
4.2.1 TMS320C6000高效数据访问与传输方法85
4.2.2 TMS320C6000中数据处理方法的优化106
4.3 DSP系统常用的编程和控制方法112
4.3.1 TMS320C6678中CMD文件的编写113
4.3.2 TMS320C6678中系统初始化120
4.4 DSP的中断配置与使用126
4.4.1 TI C6000 DSP的基本中断机制126
4.4.2 TMS320C6678的中断控制结构与配置方法131
4.5 DSP系统开发环境与调试工具137
4.5.1 CCSv5开发平台137
4.5.2 DSP/BIOS的使用143
4.5.3系统分析和测试工具153
第5章 多芯片互连与高速串行I/O应用156
5.1并行处理系统互连结构156
5.2 DSP并行处理系统中常用的互连结构157
5.2.1利用外部存储器接口组成并行结构157
5.2.2 ADI公司多处理器并行结构158
5.2.3 TI公司多处理器并行结构159
5.3 DSP互连技术总结161
5.4高速串行I/O发展过程162
5.5 RapidIO互连技术与应用167
5.5.1 RapidIO技术简介167
5.5.2 FPGA中RapidIO设计170
5.5.3 DSP中RapidIO应用174
5.6 PCIe互连技术与应用176
5.6.1 PCIe技术简介177
5.6.2 FPGA中PCIe设计181
5.6.3 DSP中PCIe设计186
5.7 SRIO和PCIe互连技术比较188
第6章 实时信号处理系统190
6.1实时信号处理机的基本结构190
6.2高性能实时信号处理机系统设计191
6.2.1 FPGA功能设计192
6.2.2 DSP功能设计193
6.2.3系统通信接口设计195
6.3电源及时钟电路设计197
6.3.1电源设计197
6.3.2系统时钟设计199
6.4硬件电路设计206
6.4.1整体布局布线206
6.4.2 PCB布局206
6.5系统功能调试207
6.5.1系统电源调试207
6.5.2系统时钟调试213
6.5.3系统FPGA功能调试217
6.5.4系统DSP功能调试220
6.6系统性能229
第7章 FPGA在实时处理中的应用230
7.1系统概述230
7.2 FPGA对ADC采样控制232
7.3基于FPGA的正交采样和数字下变频234
7.4脉冲压缩模块239
7.5 FPGA之间数据传输互连接口设计243
7.6 FPGA与DSP之间互连接口设计245
7.6.1 FPGA与DSP之间SRIO接口设计245
7.6.2 FPGA与DSP之间PCIe接口设计247
7.6.3 FPGA与DSP之间EMIF接口设计248
第8章 DSP在雷达信号处理中的应用252
8.1 TMS320C6678信号处理系统硬件结构252
8.2 TMS320C6678信号处理流程程序设计253
8.2.1中断向量表及CMD文件编写254
8.2.2系统初始化260
8.2.3多核启动261
8.2.4从FPGA中获取指令参数和脉冲压缩数据261
8.2.5数据处理262
8.3系统中不同处理器间的数据传输275
8.3.1 DSP与FPGA之间的数据通信275
8.3.2 DSP间高速串行口数据通信282
第9章 多核DSP在实时处理中的应用285
9.1 Keystone多核架构285
9.1.1 IPC核间通信285
9.1.2多核导航器289
9.2多核程序设计291
9.2.1多核一致性291
9.2.2 MCSDK多核开发297
9.3多核信号处理297
9.3.1多核大数FFT算法298
9.3.2多核大数FFT任务分配298
9.3.3多核大数FFT性能比较301
第10章 多核/众核DSP系统结构与开发应用302
10.1概述302
10.2 NVIDIA GPU Fermi GTX470的LFM-PD处理系统302
10.2.1 Fermi GPU的硬件结构304
10.2.2 Fermi GPU的软件编程307
10.3 PD-LFM算法的GPU实现308
10.3.1 CPU-GPU的数据传输与内存分配309
10.3.2 GPU中的FFT与IFFT309
10.3.3 GPU中的匹配滤波、加窗与求模311
10.3.4 GPU中的矩阵转置312
10.3.5 GPU中的CFAR操作313
10.4众核处理器Tile64313
10.4.1 Tile64众核处理器架构314
10.4.2基于Tile64的LFM-PD处理解决方案315
参考文献317